我想知道PCI架构是分层的这一事实.因此,即使我有两个PCIx4插槽,我也可能无法充分利用它,因为插槽将连接在一个节点上,这可能使带宽不足以处理2x PCIex4.
我的问题的背景是:我正在尝试使用8个PCIe 1GBit接口.我有两个卡包含2个端口,一个卡包含4个端口.我能够在4个NIC接口上获得最大值.激活第5个端口后,每个接口的性能略有下降.激活第6,7和8ht界面后相同.
主要问题是:如何在机器上获取PCIe结构,“绘制”它,看到它的节点和连接,并推导出该树中最弱的节点?
解决方法
每个PCIe(v1)通道应能舒适地处理2 x 1Gbe链路.
此时DDR2可以轻松处理10Gbe的数据速率.
一般来说,机器的PCIe布局由芯片组决定,如果你能找到英特尔的图表,或者你应该能够找到任何瓶颈的人.
例如:
Intel P45/ICH10 http://www.intel.com/Assets/Image/diagram/p45_Block-Diagram.gif